Fakultet tehničkih nauka

Predmet: Metode i tehnike ispitivanja automobilskog softvera (17.CE824)

Matične organizacione jedinice predmeta:
Osnovne informacije:
 
Kategorija Teorijsko-metodološki
Uža naučna oblast Računarska tehnika i računarske komunikacije
Multidisciplinarna Ne
ESPB 6
Cilj:

Cilj predmeta je osposobljavanje studenata za realizaciju okruženja za ispitivanje automobilskog softvera, kao i ovladavanje osnovnim konceptima potrebnim za razumevanje procesa ispitivanja.

Ishod:

Nakon položenog predmeta očekuje se da studenti budu sposobni da razumeju metode za ispitivanje automobilskog softvera i da pišu jednostavne programe koji rade u takvom okruženju.

Sadržaj:

1. Uvod: ispitivanje sistema, hardvera, softvera, i kontrolnih petlji za rad u realnom vremenu. Motivacija: izazovi tokom ispitivanja kontolnih petlji u automobilskim sistemima 2. Osnovni koncepti: Hardware/Software/Model in the Loop (HiL, SiL, MiL), pojam emulacije i simulacije, koncept ispitivanja in-vivo/in-vitro/in-silico. 3. Pregled prednosti i mana kao i analiza razlicitih koncepata za ispitivanje 4. Prelaz izmedju HIL>SIL>MIL – izazovi i način interakcije hardvera i softvera 5. Specifični automobilski primeri za HIL>SIL>MIL 6. Pregled važnih komponenti za HiL ispitivanje: kontrolna jedinica, mreža, senzori, aktuatori, ulazno izlazni kanali, moduli za rad u realnom vremenu – pregled kritičnih aspekata, svojstava i parametara značajnih za HiL ispitivanje 7. Proces ispitivanja u automobilskoj industriji: modelovanje, podešavanje, kalibracija, ispitivanje, merenje, evaluacija 8. Pregled dostupnih alata za ispitivanje automobilskog softvera: način rada i najbolje prakse

Metodologija izvođenja nastave:

Predavanja. Računarske vežbe. Konsultacije.

Literatura:
Autori Naziv Godina Izdavač Jezik
Erik de Jong, Roald de Graaff, Peter Vaessen, Paul Crolla, Andrew Roscoe, Felix Lehfuß, Georg Lauss, Panos Kotsampopoulos and Francisco Gafaro European White Book on Real-Time Power Hardware-in-the-loop testing 2011 KEMA Nederland BV Engleski
Martin Schlager Hardware-in-the-Loop Simulation: A Scalable, Component-based, Time-triggered Hardware-in-the-loop Simulation Framework 2008 VDM Verlag Dr. Müller Engleski
Formiranje ocene:
Predmetna aktivnost Predispitna Obavezna Broj poena
Odbranjene laboratorijske vežbe Da Da 65.00
Prisustvo na predavanjima Da Da 5.00
Pismeni deo ispita - kombinovani zadaci i teorija Ne Da 30.00
Izvođači nastave:
Računarske vežbe
Predavanja