Fakultet tehničkih nauka

Predmet: Projektovanje složenih digitalnih sistema (17.EOS238)

Osnovne informacije:
 
Kategorija Stručno-aplikativni
Uža naučna oblast Elektronika
ESPB 7

Sticanje znanja iz oblasti arhitekture savremenih mikroprocesora, projektovanja savremenih mikroprocesora i drugih složenih sistema na osnovu zadate specifikacije, korišćenja naprednih mogućosti VHDL jezika za opis složenih digitalnih sistema. Projektovanje hardvera korišćenjem savremenih EDA alata.

- sposobnost projektovanja savremenog mikroprocesora ili nekog drugog složenog digitalnog sistema pomoću VHDL jezika na osnovu zadate specifikacije - sposobnost sprovođenja sinteze korišćenjem RTL metodologije i savremenih alata za sintezu hardvera

VHDL jezik za opis digitalnih sistema. Napredne mogućnosti VHDL jezika. Podprogrami, procedure, funkcije. Paketi i njihovo korišćenje. Alias naredbe. Generici. Komponente i konfiguracije. Generate naredbe. Atributi i grupe. Sistematski pristup projektovanju složenih digitalnih sistema. Datapath i control path. Protočna (pipelined) i paralelna obrada. Struktura savremenih mikroprocesora. Arhitektura ILP procesora. Procesori sa protočnim (pipelined) sistemom obrade. WLIV procesori. Superskalarni procesori.

Predavanja. Računarske vežbe. Laboratorijske vežbe. Konsultacije.

Autori Naziv Godina Izdavač Jezik
P.P. Chu RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability 2006 John Wiley & Sons Engleski
P. J. Ashenden The Designer’s Guide to VHDL 1996 Morgan Kaufmann Engleski
Predmetna aktivnost Predispitna Obavezna Broj poena
Predmetna aktivnost
Test
Predispitna
Da
Obavezna
Da
Broj poena
20.00
Predmetna aktivnost
Odbranjene laboratorijske vežbe
Predispitna
Da
Obavezna
Da
Broj poena
20.00
Predmetna aktivnost
Pismeni deo ispita - kombinovani zadaci i teorija
Predispitna
Ne
Obavezna
Da
Broj poena
40.00
Predmetna aktivnost
Kolokvijum
Predispitna
Ne
Obavezna
Da
Broj poena
20.00
API Image

prof. dr Mezei Ivan

Redovni profesor

Predavanja
Računarske vežbe