Fakultet tehničkih nauka

Predmet: Projektovanje složenih digitalnih sistema – napredni kurs (17.DE515)

Matične organizacione jedinice predmeta: Departman za energetiku, elektroniku i telekomunikacije
Osnovne informacije:
 
Kategorija Stručno-aplikativni
Uža naučna oblast Elektronika
ESPB 10

Ovaj predmet predstavlja nadogradnju predmeta „Projektovanje složenih digitalnih sistema“ koji slušaju studenti modula za mikročunarsku elektroniku. Cilj predmeta je da studente upozna sa naprednim pristupima, trendovima i alatima u projektovanju i verfikaciji složenih digitalnih sistema.

Studenti koji uspešno završe ovaj predmet moći će da prate najnovije rezultate, razumeju stručnu i istraživačku literaturu i uključe se u naučni rad iz ove oblasti. Pored teorijskih znanja studenti će takođe steći znanja neophodna za korišćenje savremenih alata iz oblasti projektovanja složenih digitalnih sistema.

Dizajn i verifikacija na ESL (Electronic System Level) nivou. Tehnike uporednog projektovanja hardvera i softvera (Hardware/Software Co-design). Sinteza visokog nivoa (High Level Synthesis). Osnovni koraci u sintezi visokog nivoa. Algoritmi za vremensko planiranje operacija (Scheduling Algorithms). Algoritmi za alokaciju resursa (Resource Sharing and Binding). Alati za sintezu visokog nivoa. Sinteza visokog nivoa za DSP (Digital Signal Processing) sisteme. Sinteza visokog nivoa za sisteme sa niskom potrošnjom (Low Power). ASIP (Application Specific Instruction Set Processor) metodologija. Jezici za opis procesora. LISA jezik. Automatsko generisanje C kompajlera na osnovu modela procesora. Alati za ASIP dizajn. Evolutivni i embrionički hardver.

Nastava će se izvoditi individualno sa svakim studentom. Nastavnik će u saradnji sa svakim studentom da odabere njegove (ili njene) oblasti interesovanja i u skladu sa tim odabrati literaturu i temu koju student treba da samostalno odbrani i prezentira. Studijski istraživački rad.

Autori Naziv Godina Izdavač Jezik
P. Schaumont A Practical Introduction to Hardware-Software Codesign 2010 Springer Engleski
O. Schliebusch, H. Meyr, R. Leupers Optimized ASIP Synthesis from Architecture Description Language Models 2007 Springer Engleski
T. Higuchi, Y. Liu, X. Yao Evolvable Hardware 2010 Springer Engleski
B. Bailey, G. Martin, A. Piziali ESL Design and Verification - A Prescription for Electronic System Level Methodology 2007 Morgan Kaufmann Engleski
P. Coussy, A. Morawiec High-Level Synthesis - From Algorithm to Digital Circuit 2008 Springer Engleski
Predmetna aktivnost Predispitna Obavezna Broj poena
Predmetna aktivnost
Teorijski deo ispita
Predispitna
Ne
Obavezna
Da
Broj poena
50.00
Predmetna aktivnost
Predmetni projekat
Predispitna
Da
Obavezna
Da
Broj poena
50.00
Predavanja
API Image

prof. dr Mezei Ivan

Redovni profesor

Predavanja