NAPREDNA JTAG (JOINT TEST ACTION GROUP) KONTROLNA PLOČA ZA VERIFIKOVANJE ŠTAMPANIH PLOČA U PROIZVODNOM PROCESU

  • Đorđe Đozlija
Ključne reči: Hardver dizajn, štampana ploča, odgovarajuće komponente, blok šeme, lejaut

Apstrakt

U ovom radu je opisan proces dizajniranja i fabrikacije kontrolne JTAG štampane ploče. Kroz ovaj rad se može vidjeti kako zapravo teče proizvodni proces dizajniranja jedne štampane ploče.

Reference

[1] Uputstvo za rad sa mikrokontrolerom serije STM32F407. Dostupno na: https://eu.mouser.com/ProductDetail/STMicroelectronics/STM32F407VGT6?qs=Z8%252BeY1k3TIKAEQqwbO%2FOzA%3D%3D [maj 2022]
[2] Datasheet signal drajvera i njegove specifikacije se nalaze na sledecem linku: https://www.ti.com/lit/ds/symlink/sn74aup1g07.pdf?ts=1653640454785&ref_url=https%253A%252F%252Fwww.google.com%252F [maj 2022]
[3] Uputsvo za povezivanje RMII interfejsa: https://resources.pcb.cadence.com/blog/2019-mii-and-rmii-routing-guidelines-for-ethernet [maj 2022]
[4] Detaljnije objašnjenje JTAG-a: https://www.xjtag.com/about-jtag/what-is-jtag/ [maj 2022]
[5] Detaljnije objašnjenje mikrokontrolera i evaluciona ploča se nalaze na sledećem linku: https://www.st.com/en/evaluation-tools/stm32-eval-boards.html [maj 2022]
[6] Opis rada i funkcionalnost TVS diode: https://en.wikipedia.org/wiki/Transient-voltage-suppression_diode [maj 2022]
[7] Više informacija oko ESD zaštite i uzroka nastanka ESD-a: https://www.techtarget.com/whatis/definition/electrostatic-discharge-ESD [maj 2022]
[8] Objašnjenje načina izrade pločice u 4 sloja, kao i dodatna uputstva: https://electronics.stackexchange.com/questions/506926/jlcpcb-4-layer-stackup [maj 2022]
[9] Rutiranje diferencijalnih parova, kao i svi uslovi koji se moraju ispuniti: https://www.altium.com/documentation/altium-designer/interactively-routing-differential-pairs-pcb?version=18.1 [maj 2022]
Objavljeno
2022-09-07
Sekcija
Elektrotehničko i računarsko inženjerstvo